<delect id="sj01t"></delect>
  1. <em id="sj01t"><label id="sj01t"></label></em>
  2. <div id="sj01t"></div>
    1. <em id="sj01t"></em>

            <div id="sj01t"></div>

            基于FPGA的數字鎖相環設計實現

            時間:2024-07-24 03:22:20 通信工程畢業論文 我要投稿
            • 相關推薦

            基于FPGA的數字鎖相環設計實現

            全部作者: 王永賀 趙黎曄 第1作者單位: 北京郵電大學 論文摘要: 本文在分析鎖相環關鍵技術的基礎上,提出了1種基于FPGA的數字鎖相環實現結構,并針對FPGA的特點給出了關鍵部分的實現方案,應用該設計方案在FPGA上實現了調頻信號的全數字解調。 關鍵詞: 數字鎖相環,FPGA,鑒頻器,數控振蕩器,數字解調 (瀏覽全文) 發表日期: 2008年01月22日 同行評議:

            DDS部分表述不清。

            綜合評價: 修改稿: 注:同行評議是由特聘的同行專家給出的評審意見,綜合評價是綜合專家對論文各要素的評議得出的數值,以1至5顆星顯示。

            【基于FPGA的數字鎖相環設計實現】相關文章:

            基于FPGA的TS over lP的設計與實現07-01

            基于FPGA的IPV6數字包配置實現09-22

            基于FPGA的直接數字頻率合成器的設計和實現06-27

            基于FPGA的指紋特征點集匹配的設計與實現09-17

            基于FPGA的HDLC通信模塊的實現05-14

            基于數字移相的高精度脈寬測量系統及其FPGA實現09-03

            基于EDA技術的FPGA設計09-03

            基于FPGA實現FIR濾波器的研究05-23

            利用Verilog HDL實現基于FPGA的分頻方法09-02

            數字頻率合成器的FPGA實現08-23

            <delect id="sj01t"></delect>
            1. <em id="sj01t"><label id="sj01t"></label></em>
            2. <div id="sj01t"></div>
              1. <em id="sj01t"></em>

                      <div id="sj01t"></div>
                      黄色视频在线观看