<delect id="sj01t"></delect>
  1. <em id="sj01t"><label id="sj01t"></label></em>
  2. <div id="sj01t"></div>
    1. <em id="sj01t"></em>

            <div id="sj01t"></div>

            利用Verilog HDL實現基于FPGA的分頻方法

            時間:2024-09-02 13:36:19 通信工程畢業論文 我要投稿
            • 相關推薦

            利用Verilog HDL實現基于FPGA的分頻方法

            全部作者: 許文建 陳洪波 李曉 第1作者單位: 中國礦業大學信電學院 論文摘要: 本文從實際應用出發,分別介紹了利用Verilog HDL硬件語言實現的整數和半整數分頻的通用方法。并在Quartus II軟件環境下,利用Altera 公司的ACEX1K系列器件進行了仿真和調試。 關鍵詞: Verilog HDL;分頻;FPGA (瀏覽全文) 發表日期: 2007年11月20日 同行評議:

            (暫時沒有)

            綜合評價: (暫時沒有) 修改稿:

            【利用Verilog HDL實現基于FPGA的分頻方法】相關文章:

            基于Verilog HDL設計的自動數據采集系統03-21

            基于FPGA的高頻時鐘的分頻和分配設計03-19

            基于Verilog-HDL的軸承振動噪聲電壓峰值檢測03-20

            基于FPGA的HDLC通信模塊的實現05-14

            基于CPLD/FPGA的半整數分頻器的設計03-18

            基于FPGA的TS over lP的設計與實現03-21

            基于FPGA實現FIR濾波器的研究03-18

            利用FPGA實現MMC2107與SDRAM接口設計03-18

            基于FPGA的指紋特征點集匹配的設計與實現03-07

            基于Cyclone系列FPGA的1024點FFT算法的實現03-07

            <delect id="sj01t"></delect>
            1. <em id="sj01t"><label id="sj01t"></label></em>
            2. <div id="sj01t"></div>
              1. <em id="sj01t"></em>

                      <div id="sj01t"></div>
                      黄色视频在线观看