<delect id="sj01t"></delect>
  1. <em id="sj01t"><label id="sj01t"></label></em>
  2. <div id="sj01t"></div>
    1. <em id="sj01t"></em>

            <div id="sj01t"></div>

            基于FPGA的正弦信號源設計

            時間:2024-10-15 16:56:49 通信工程畢業論文 我要投稿
            • 相關推薦

            基于FPGA的正弦信號源設計

            全部作者: 胡開勝 第1作者單位: 中國石油大學(北京)機電工程學院 論文摘要: 目前高精度信號源在諸多領域有著廣泛應用。但傳統信號源的實現過多依賴硬件,而且外圍電路過于復雜,調試過程比較麻煩,不容易修改和升級。基于上述幾個方面的考慮,本文嘗試用VHDL以軟代硬的方法來設計1個正弦信號源,讓其幅度和頻率可控。 本文利用VHDL設計實現了頻率和幅度可控的正弦信號產生器,其中介紹了實現的基本原理,說明了其內部結構和軟件流程,簡要指出了器件的選擇依據,最后給出了仿真波形。同時闡述了設計的思路和實現方法。經過設計和測試,輸出波形達到了技術要求,且整個系統結構緊湊、電路簡單、控制靈活、穩定可靠、可擴展性強,與傳統的設計方法相比簡便易修改。 關鍵詞: FPGA;VHDL;正弦信號源;設計 (瀏覽全文) 發表日期: 2008年03月14日 同行評議:

            (暫時沒有)

            綜合評價: (暫時沒有) 修改稿:

            【基于FPGA的正弦信號源設計】相關文章:

            基于DDS技術的正弦衰減信號源03-07

            基于EDA技術的FPGA設計03-18

            基于FPGA的TS over lP的設計與實現03-21

            基于FPGA的前端圖像采集卡的設計11-22

            基于FPGA的DDS信號發生器的設計03-03

            基于FPGA的高頻時鐘的分頻和分配設計03-19

            基于FPGA的指紋特征點集匹配的設計與實現03-07

            基于FPGA的快速傅立葉變換03-19

            基于CPLD/FPGA的半整數分頻器的設計03-18

            基于FPGA的RISC8位單片機設計03-30

            <delect id="sj01t"></delect>
            1. <em id="sj01t"><label id="sj01t"></label></em>
            2. <div id="sj01t"></div>
              1. <em id="sj01t"></em>

                      <div id="sj01t"></div>
                      黄色视频在线观看