<delect id="sj01t"></delect>
  1. <em id="sj01t"><label id="sj01t"></label></em>
  2. <div id="sj01t"></div>
    1. <em id="sj01t"></em>

            <div id="sj01t"></div>

            基于EMP 7128的數字式相位測量儀

            時間:2024-07-25 13:28:03 理工畢業論文 我要投稿
            • 相關推薦

            基于EMP 7128的數字式相位測量儀

            摘要:分析了基于Altera公司CPLD芯片EMP7128SLC84-15進行相位測量的基本原理,給出了用EMP7128SLC8415進行相位測量的硬件實現電路及VHDL源程序。

            1 器件簡介

            EMP 7128SLC84-15是Altera公司的MAX7000S系列CPLD,它采用CMOS工藝,并以第二代矩陣結構為基礎,實際上也是一種基于E2PROM的器件。EMP 7128SLC84-15有84個引腳,其中5根用于ISP(In System Programmable)下載,可方便地對其進行在系統編程。此器件內集成了6000門,其中典型可用門為2500個,有128個邏輯單元,60個可用I/O口,可單獨配置為輸入、輸出及雙向工作方式,2個全局時鐘及一個全局使能端和一個全局清除端。EMP 7128SLC84-15支持多電壓工作,其傳輸延時為7.5ns,最高工作頻率高達125MHz,并支持多種編程方式,同時可利用Altera公司的第三代開發軟件Max+PlusII方便地進行仿真、綜合和下載。

            2 系統工作原理

            圖1所示是一個數字式相位測量儀的系統工作示意圖。圖中,輸入的比較信號b與參照信號a,經參數相同的整形電路變換為正方波后,將兩個方波進行異或(在CPLD中完成),同時與測得信號的頻率f(由CPLD設計一頻率計完成)再異或,然后將得到的信號經2f倍頻,再將此信號作為閘門,并在其高電平時段利用高頻時鐘fc進行計數,最后在下降沿時將計數值讀出并設為N,則相位為:

            Phase=180 °N/fc

            該相位測量儀表系統除整形電路外,其余均可由CPLD完成。計數所使用的晶振頻率為4MHz時?此系統的分辨率為180°/(4×106)=(4.5×10-5)°。

            3 基于CPLD的程序設計

            設計系統軟件時?運用VHDL語言,可將系統分為頻率計、分頻器、相位計數器3個子模塊,現對其分別進行描述:

            (1)頻率計

            library ieee;

            use ieee.std_logic_1164.all;

            use ieee.std_logic_unsigned.all;

            entity fcounter is

            port(sig:in std_logic; --輸入信號

            clk:in std_logic; --0.5Hz的閘門信號,可由晶振分頻得到

            counter:out std_logic_vector(19 downto 0));?

            --計數輸出

            end;

            architecture data of fcounter is

            signal temp:std_logic_vector(19 downto 0);

            begin

            P1:process(sig)

            begin

            if sig'event and sig=‘1’then

            if clk=‘1’ then

            temp<=temp+1; --在閘門的高電平時段計數

            else

            temp<=“00000000000000000000”? 

            --在閘門的低電平時段清零

            end if;

            end if;

            end process P1;

            P2?process(clk)

            begin

            if clk′event and clk=′0′ then

            counter<=temp;在閘門的下降沿將數據讀出

            end if;

            end process P2;

            end;

            由于閘門采用的是0.5Hz的方波,因此?輸出數值即為頻率值。

            (2) 分頻模塊

            通過此模塊可對頻率計得到的頻率進行分頻,也可在異或后再分頻得到頻率為0.5Hz的矩形波。

            library ieee;

            use ieee.std_logic_1164.all;

            use ieee.std_logic_unsigned.all;

            entity fen is

            port(qin:in std_logic vector(19 downto 0);--連接頻率計輸出的頻率值

            qout:out std_logic);

            end;

            architecture data of fen is

            signal temp:std_logic_vector(19 downto 0);

            signal a:std_logic;

            begin

            process(temp)

            begin

            if temp<qin then

            temp<=temp+1;

            else

            temp<=“00000000000000000000”;

            a<=not a;

            end if;

            qout<=a;  --進行2f倍分頻

            end process;

            end;

            【基于EMP 7128的數字式相位測量儀】相關文章:

            基于相位編組的道路邊緣檢測03-07

            一種基于FPGA的A超數字式探傷系統的研究03-20

            一種基于聚焦型SAR相位修正的并行處理方法03-07

            數字式智能電機控制模塊03-20

            電容數字測量儀(一)03-07

            螺紋半角測量儀數據采集系統的設計03-07

            雙鉗口接地電阻在線測量儀03-07

            液晶相位可變延遲器在極化電子碰撞實驗中的應用11-21

            通用數字式頻率合成集成電路TSA5526的原理及應用03-19

            <delect id="sj01t"></delect>
            1. <em id="sj01t"><label id="sj01t"></label></em>
            2. <div id="sj01t"></div>
              1. <em id="sj01t"></em>

                      <div id="sj01t"></div>
                      黄色视频在线观看